有源晶振如何进行布线?

服务热线:
400-8866-445
样品申请
SAMPLE APPLICATION
扬兴科技为客户提供晶振频率解决方案,通用物料可快速出样,供广大工程研发测试。
带 * 号为必填项
3003157169

有源晶振如何进行布线?

作者:扬兴晶振
日期:2019年02月20日 15:41
浏览量:2422

  无源晶振,一般晶振和芯片的距离要尽量靠近一点,那你知不知道有源晶振该如何布线和摆放呢?它又能渠道多少个芯片呢?

  有源晶振也不能输出接长线

  时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。

  时钟布哪一层?

  夹心层,其上下都是覆地

  但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干。

  1. Crystal下不可走線,電路儘量靠近chip端。

  2. trace尽量短,與其他信号需20mil间距,最好使用ground trace与其他信号隔离。

  3.Crystal底下尽量不要走线.,如果是在要走线的话, 不能走线进Crystal pin脚周围50mil之内.,尤其避免高速讯号。

  晶振信号线尽可能短,需要包地(因为有噪声,本质就是怕它影响到别人,或者怕别人影响到他)。尽可能不穿孔,以为一个过孔会有0.5pF的寄生电容,另外,走线粗细要一致(相关阅读推荐可以点击查看YXC扬兴官网《有源晶振3大认知:电路图、引脚图、接线图》)

推荐阅读
一个成功的晶体振荡器电路设计需要包括:串联电路、、负载电容、并联电路、驱动等级、频率与模式、设计注意事项、负电阻这7个关键因素。今天,小编将介绍振荡器设计的基础知识以及出色的晶体振荡器电路设计的7个关键组件。
2020年,是一个全新的5g时代,亦是一个智能信息化快速发展的时代。然而在电子元器件领域,也将发生重大改变,智能产品不断迭代,对于晶振器件的性能要求也越来越高。今天小扬就来跟大家讲一讲TCXO温补晶振。
第一种晶体振荡器电路图:如图所示,它是一个简单的晶体振荡器电路,由A1的三个栅极,四个电阻,调谐电容器和一个晶体组成。在图中,A1和晶体谐振器SJT以及电容器构成4069 kHz的方波信号。将开关设置为1点,然后将其发送到A2。
电子行业人士都知道晶振,但是却没多少人了解温补晶振,也就是我们常说到的温补晶振。简单说来就是需要温度补偿的晶振,在我们使用中要了解哪些? 所有石英晶体材料做成的频率器件,均有一定的温漂。